課程說(shuō)明
本課程講授基于Synopsys EDA tools構(gòu)成的ASIC/SOC數(shù)字電路前端開(kāi)發(fā)流程,學(xué)員通過(guò)運(yùn)用數(shù)字邏輯、硬件描述語(yǔ)言完成一個(gè)中等規(guī)模的專題項(xiàng)目設(shè)計(jì),在課程過(guò)程中掌握數(shù)字集成電路的coding、仿真、綜合、靜態(tài)時(shí)序分析、可測(cè)性設(shè)計(jì)、一致性驗(yàn)證等一系列數(shù)字電路前端流程中的設(shè)計(jì)技巧,使學(xué)員達(dá)到能獨(dú)立完成中等規(guī)模電路模塊的前端設(shè)計(jì)水平。模擬前端設(shè)計(jì)當(dāng)中建模、模擬、驗(yàn)證、優(yōu)化,以及模擬電路設(shè)計(jì)中的測(cè)試電路技術(shù)和可測(cè)性設(shè)計(jì)技術(shù)和新的亞微米CMOS電路設(shè)計(jì)技術(shù),通過(guò)多個(gè)專題實(shí)驗(yàn)幫助學(xué)員熟悉模擬設(shè)計(jì)流程,提升學(xué)員分析、設(shè)計(jì)、優(yōu)化、測(cè)試電路的能力。本課程涵蓋模擬設(shè)計(jì)領(lǐng)域相關(guān)技術(shù)的核心內(nèi)容,注重基礎(chǔ)知識(shí)和實(shí)用技巧的講解外,還將特別講授近年發(fā)表在JSSC/ISSCC等國(guó)際雜志上新的設(shè)計(jì)理念。本課程為模擬設(shè)計(jì)高端精華課程,老師將多年實(shí)踐經(jīng)驗(yàn)手把手教授,讓學(xué)員在真實(shí)的項(xiàng)目實(shí)踐環(huán)境中提升技術(shù)水平,熟練使用EDA工具,真正掌握IC設(shè)計(jì)中“漁”的手段
本課程同時(shí)講授CMOS模擬集成電路結(jié)構(gòu)的分析與設(shè)計(jì),詳細(xì)介紹在不同應(yīng)用指標(biāo)要求下的多種模擬電路模塊的設(shè)計(jì),以及設(shè)計(jì)所必須考慮的測(cè)試問(wèn)題,通過(guò)課題實(shí)踐范例和專題制作,讓學(xué)員掌握CMOS模擬集成電路的實(shí)際設(shè)計(jì)方法、實(shí)用技巧以及成熟的設(shè)計(jì)經(jīng)驗(yàn)。本課程包括以下四個(gè)教學(xué)模塊,分別是:
前端設(shè)計(jì)實(shí)用技術(shù),內(nèi)容包含CMOS模擬電路工藝與器件模型分析,版圖基本知識(shí),學(xué)習(xí)Unix/Linux操作系統(tǒng)及命令,前端設(shè)計(jì)常用EDA工具的安裝、調(diào)試及基本使用方法;模擬設(shè)計(jì)實(shí)踐培訓(xùn),內(nèi)容包含實(shí)踐性地電流鏡電路分析與設(shè)計(jì)、參考源電路設(shè)計(jì),在此基礎(chǔ)上介紹模擬電路的噪聲模型與分析以及開(kāi)關(guān)電容電路設(shè)計(jì)、放大器電路設(shè)計(jì)、運(yùn)放反饋設(shè)計(jì)、運(yùn)放穩(wěn)定性與頻率補(bǔ)償、運(yùn)算跨導(dǎo)放大器(OTA)、比較器設(shè)計(jì)等技巧。以高性能運(yùn)放和比較器為實(shí)例進(jìn)行分析與指導(dǎo),進(jìn)行AD/DA電路模型分析、SNR分析、ADC和DAC電路結(jié)構(gòu)分析、仿真驗(yàn)證技術(shù)的學(xué)習(xí)。還將以PLL、Sigma-delta ADC/DAC為設(shè)計(jì)實(shí)例,著重講述各模塊電路的劃分與設(shè)計(jì)技巧,通過(guò)專題實(shí)踐幫助學(xué)員快速熟悉、掌握模擬電路設(shè)計(jì)的流程;
前端設(shè)計(jì)高級(jí)技術(shù)進(jìn)階,內(nèi)容以業(yè)界主流的音頻產(chǎn)品為實(shí)例,進(jìn)行模擬電路設(shè)計(jì)與版圖設(shè)計(jì)的關(guān)系、測(cè)試電路技術(shù)、可測(cè)性設(shè)計(jì)技術(shù),以及亞微米CMOS電路設(shè)計(jì)技術(shù)的教學(xué);
培訓(xùn)目標(biāo)
幫助學(xué)員熟悉并掌握典型數(shù)字ASIC/SOC芯片前端開(kāi)發(fā)流程和設(shè)計(jì)技巧,以及相關(guān)設(shè)計(jì)軟件的使用,課程結(jié)束后學(xué)員可積累相當(dāng)于1年左右的實(shí)際工作經(jīng)驗(yàn),能夠獨(dú)立完成ASIC/SOC中等模塊的設(shè)計(jì)。
掌握模擬集成電路基本原理與實(shí)際范例,能分析和設(shè)計(jì)各類CMOS模擬集成電路,掌握CMOS模擬電路設(shè)計(jì)流程和設(shè)計(jì)方法,可獨(dú)立完成模擬電路前端設(shè)計(jì),具備一定的實(shí)際設(shè)計(jì)經(jīng)驗(yàn),成為中級(jí)模擬IC前端設(shè)計(jì)工程師。
本培訓(xùn)在短時(shí)間內(nèi)快速提高版圖知識(shí)及實(shí)戰(zhàn)能力,具備實(shí)踐項(xiàng)目能力——
(1)如何進(jìn)行版圖的驗(yàn)證(DRC/LVS);
(2)Latch up和ESD原理及版圖設(shè)計(jì)。
同時(shí),在加強(qiáng)實(shí)踐項(xiàng)目能力的基礎(chǔ)上,鞏固加強(qiáng)基礎(chǔ)知識(shí)——
(1)UNIX操作系統(tǒng)的使用、Virtuoso layout工具使用等知識(shí);
(2)數(shù)字標(biāo)準(zhǔn)單元(如反相器、與非門、D觸發(fā)器等)的版圖設(shè)計(jì)
(3)模擬電路(如偏置電路和差分放大電路等)的版圖設(shè)計(jì);